
特征
? 靈活的邏輯體系結構
?六個設備,具有256至6864個LUT4和
18到334個I/O
? 超低功耗設備
?先進的65 nm低功耗工藝
?低至22μW的待機功率
?可編程低擺幅差分I/O
?待機模式和其他節(jié)能選項
? 嵌入式和分布式存儲器
?高達240 kbits的sysMEM?嵌入式塊
內存
?高達54 kbits的分布式RAM
?專用FIFO控制邏輯
? 片上用戶閃存
?高達256 kbits的用戶閃存
?100000個寫入周期
?可通過WISHBONE、SPI、I2訪問
C和
JTAG接口
?可用作軟處理器PROM或
閃存
預先設計的源同步I/O
?I/O單元中的DDR寄存器
?專用傳動邏輯
?7:1顯示I/O的傳動裝置
?通用DDR、DDRX2、DDRX4
?專用DDR/DDR2/LPDDR內存
DQS支持
高性能、靈活的I/O緩沖區(qū)
?可編程sysIO?緩沖區(qū)支持廣泛
接口范圍:
–LVCMOS 3.3/2.5/1.8/1.5/1.2
–LVTTL
–PCI
–LVDS、總線LVDS、MLVDS、RSDS、LVPECL
–HSTL 18
–施密特觸發(fā)器輸入,滯后高達0.5 V
?I/O支持熱插拔
?片上差分終端
?可編程上拉或下拉模式
靈活的片上計時
?八個主時鐘
?最多兩個邊緣時鐘用于高速I/O
接口(僅限頂部和底部)
?每個設備最多兩個模擬PLL
分數n頻率合成
–寬輸入頻率范圍(7 MHz至
400 MHz)
? 非易失性,無限可重構
?即時開啟–在微秒內通電
?單片安全解決方案
?可通過JTAG、SPI或I2進行編程
C
?支持非易失性存儲器的后臺編程
?可選雙引導,帶外部SPI存儲器
? TransFR?重新配置
?系統(tǒng)運行時的現場邏輯更新
? 增強的系統(tǒng)級支持
?片上強化功能:SPI、I2
C、 定時器/
柜臺
?片上振蕩器,精度為5.5%_?用于系統(tǒng)跟蹤的唯一TraceID
?一次性可編程(OTP)模式
?擴展操作的單電源
范圍
?IEEE標準1149.1邊界掃描
?系統(tǒng)編程符合IEEE 1532
? 廣泛的套餐選項
?TQFP、WLCSP、ucBGA、csBGA、caBGA、ftBGA,
fpBGA、QFN封裝選項
?占地面積小的封裝選項
–小至2.5 mm x 2.5 mm
?支持密度遷移
?先進的無鹵包裝


