<strong id="5lvfi"><dl id="5lvfi"></dl></strong>

      • <tfoot id="5lvfi"><menuitem id="5lvfi"></menuitem></tfoot>
        <th id="5lvfi"><progress id="5lvfi"></progress></th>
          <strong id="5lvfi"><form id="5lvfi"></form></strong>
          <strong id="5lvfi"><form id="5lvfi"></form></strong>
        1. <del id="5lvfi"></del>

          首頁>商情資訊>行業(yè)標準

          上拉電阻和下拉電阻的作用及選擇

          2022-6-27 10:21:00
          • 上拉電阻就是把不確定的信號通過一個電阻鉗位在高電平,此電阻還起到限流的作用。

          上拉電阻就是把不確定的信號通過一個電阻鉗位在高電平,此電阻還起到限流的作用。

            同理,下拉電阻是把不確定的信號鉗位在低電平。

            上拉電阻是指器件的輸入電流,而下拉指的是輸出電流。

            那么在什么時候使用上、下拉電阻呢?

            1、當TTL電路驅(qū)動CMOS電路時,如果TTL電路輸出的高電平低于CMOS電路的

            最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

            2、OC門電路必須加上拉電阻,以提高輸出的高電平值。

            3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。

            4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。

            5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

            6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

            7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

            另外,上拉電阻阻值的選擇原則包括:

            1、從節(jié)約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。

            2、從確保足夠的驅(qū)動電流考慮應當足夠??;電阻小,電流大。

            3、對于高速電路,過大的上拉電阻可能邊沿變平緩。

            綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理。

          『本文轉載自網(wǎng)絡,版權歸原作者所有,如有侵權請聯(lián)系刪除』

            <strong id="5lvfi"><dl id="5lvfi"></dl></strong>

              • <tfoot id="5lvfi"><menuitem id="5lvfi"></menuitem></tfoot>
                <th id="5lvfi"><progress id="5lvfi"></progress></th>
                  <strong id="5lvfi"><form id="5lvfi"></form></strong>
                  <strong id="5lvfi"><form id="5lvfi"></form></strong>
                1. <del id="5lvfi"></del>
                  欧美爱爱免费视频 | 色四虎| 香蕉视频二区 | 三级片在线播放视频 | 国产精品九九九 |