<thead id="6dxzi"><s id="6dxzi"></s></thead>

    <strike id="6dxzi"><object id="6dxzi"><label id="6dxzi"></label></object></strike>

      <track id="6dxzi"><b id="6dxzi"></b></track>
    <th id="6dxzi"><input id="6dxzi"></input></th>

    <i id="6dxzi"><nobr id="6dxzi"></nobr></i>

    首頁 >I74F113D>規(guī)格書列表

    型號(hào)下載 訂購功能描述制造商 上傳企業(yè)LOGO

    I74F113D

    Dual J-K negative edge-triggered flip-flops without reset

    DESCRIPTION The 74F113, dual negative edge-triggered JK-type flip-flop, features individual J, K, clock (CP), set (SD) inputs, true and complementary outputs. The asynchronous SD input, when low, forces the outputs to the steady state levels as shown in the function table regardless of the level

    文件:81.65 Kbytes 頁數(shù):10 Pages

    PHI

    PHI

    PHI

    I74F113D

    Dual J-K negative edge-triggered flip-flops without reset

    恩XP

    恩XP

    I74F113N

    Dual J-K negative edge-triggered flip-flops without reset

    DESCRIPTION The 74F113, dual negative edge-triggered JK-type flip-flop, features individual J, K, clock (CP), set (SD) inputs, true and complementary outputs. The asynchronous SD input, when low, forces the outputs to the steady state levels as shown in the function table regardless of the level

    文件:81.65 Kbytes 頁數(shù):10 Pages

    PHI

    PHI

    PHI

    N74F113D

    Dual J-K negative edge-triggered flip-flops without reset

    DESCRIPTION The 74F113, dual negative edge-triggered JK-type flip-flop, features individual J, K, clock (CP), set (SD) inputs, true and complementary outputs. The asynchronous SD input, when low, forces the outputs to the steady state levels as shown in the function table regardless of the level

    文件:81.65 Kbytes 頁數(shù):10 Pages

    PHI

    PHI

    PHI

    N74F113N

    Dual J-K negative edge-triggered flip-flops without reset

    DESCRIPTION The 74F113, dual negative edge-triggered JK-type flip-flop, features individual J, K, clock (CP), set (SD) inputs, true and complementary outputs. The asynchronous SD input, when low, forces the outputs to the steady state levels as shown in the function table regardless of the level

    文件:81.65 Kbytes 頁數(shù):10 Pages

    PHI

    PHI

    PHI

    詳細(xì)參數(shù)

    • 型號(hào):

      I74F113D

    • 功能描述:

      觸發(fā)器 DUAL J-K NEG EDGE F/F

    • RoHS:

    • 制造商:

      Texas Instruments

    • 電路數(shù)量:

      2

    • 邏輯系列:

      SN74

    • 邏輯類型:

      D-Type Flip-Flop

    • 極性:

      Inverting, Non-Inverting

    • 輸入類型:

      CMOS

    • 傳播延遲時(shí)間:

      4.4 ns

    • 高電平輸出電流:

      - 16 mA

    • 低電平輸出電流:

      16 mA

    • 電源電壓-最大:

      5.5 V

    • 最大工作溫度:

      + 85 C

    • 安裝風(fēng)格:

      SMD/SMT

    • 封裝/箱體:

      X2SON-8

    • 封裝:

      Reel

    供應(yīng)商型號(hào)品牌批號(hào)封裝庫存備注價(jià)格
    恩XP
    2022+
    原廠原包裝
    8600
    全新原裝 支持表配單 中國著名電子元器件獨(dú)立分銷
    詢價(jià)
    恩XP
    22+
    16SOIC
    9000
    原廠渠道,現(xiàn)貨配單
    詢價(jià)
    恩XP
    23+
    S016
    8000
    只做原裝現(xiàn)貨
    詢價(jià)
    恩XP
    23+
    S016
    7000
    詢價(jià)
    恩XP
    25+
    SOT109
    188600
    全新原廠原裝正品現(xiàn)貨 歡迎咨詢
    詢價(jià)
    恩XP
    22+
    NA
    45000
    加我QQ或微信咨詢更多詳細(xì)信息,
    詢價(jià)
    恩XP
    23+
    SOP16
    4000
    一級(jí)代理原廠VIP渠道,專注軍工、汽車、醫(yī)療、工業(yè)、
    詢價(jià)
    恩XP
    25+
    電聯(lián)咨詢
    7800
    公司現(xiàn)貨,提供拆樣技術(shù)支持
    詢價(jià)
    Nexperia USA Inc.
    24+25+
    16500
    全新原廠原裝現(xiàn)貨!受權(quán)代理!可送樣可提供技術(shù)支持!
    詢價(jià)
    恩XP
    25+
    SOP-16
    1001
    就找我吧!--邀您體驗(yàn)愉快問購元件!
    詢價(jià)
    更多I74F113D供應(yīng)商 更新時(shí)間2026-1-22 8:23:00

    <thead id="6dxzi"><s id="6dxzi"></s></thead>

      <strike id="6dxzi"><object id="6dxzi"><label id="6dxzi"></label></object></strike>

        <track id="6dxzi"><b id="6dxzi"></b></track>
      <th id="6dxzi"><input id="6dxzi"></input></th>

      <i id="6dxzi"><nobr id="6dxzi"></nobr></i>
      国产AV影视 | 亚洲无码黄片 | 小宝精品一区二区三区 | 爱爱视频网址 | 91精品观看91久久久 | 欧美美女操逼视频 | 国产一级看毛片 | 黄色污污污污污网站在线观看 | 亚洲无码三级 | 91大神免费看 |